• <b id="enxgz"><menuitem id="enxgz"></menuitem></b>
    <del id="enxgz"></del><del id="enxgz"><form id="enxgz"></form></del>
      1. <code id="enxgz"><abbr id="enxgz"></abbr></code>

        <th id="enxgz"></th>

        
        
        從PCB制造到組裝一站式服務(wù)

        PCB設(shè)計(jì)計(jì)算阻抗需要注意哪些細(xì)節(jié)?

        2020
        09/08
        本篇文章來(lái)自
        捷多邦

        PCB設(shè)計(jì)中,阻抗問(wèn)題是不可避免的問(wèn)題,那么,PCB設(shè)計(jì)計(jì)算阻抗需要注意哪些細(xì)節(jié)?

        PCB設(shè)計(jì)計(jì)算阻抗

        1.線寬寧愿寬,不要細(xì)。

        因?yàn)橹瞥汤锎嬖诩?xì)的極限,寬是沒(méi)有極限的,后期為了調(diào)阻抗而把線寬調(diào)細(xì)并碰到極限時(shí)那就麻煩了,導(dǎo)致要么增加成本,要么放松阻抗管控。


        2.整體呈現(xiàn)一個(gè)趨勢(shì)。

        設(shè)計(jì)中可能有多個(gè)阻抗管控目標(biāo),那么就整體偏大或偏小,不要出現(xiàn)不同步偏大偏小的情況。


        3.考慮殘銅率和流膠量。

        當(dāng)半固化片一邊或兩邊是蝕刻線路時(shí),壓合過(guò)程中膠會(huì)去填補(bǔ)蝕刻的空隙處,這樣兩層間的膠厚度時(shí)間會(huì)減小。殘銅率和流膠量計(jì)算不準(zhǔn),新材料的介電系數(shù)和標(biāo)稱不一致,就可能出現(xiàn)信號(hào)完整性問(wèn)題。


        4.指定玻布和含膠量。

        不同的玻布,不同含膠量的半固化片或芯板的介電系數(shù)是不同的,即使是差不多高度的也可能是3.5和4的差別,這個(gè)差別可以引起單線阻抗3ohm左右的變化。


        以上就是PCB設(shè)計(jì)計(jì)算阻抗需要注意哪些細(xì)節(jié),希望能給大家?guī)椭?/span>

        the end