• <b id="enxgz"><menuitem id="enxgz"></menuitem></b>
    <del id="enxgz"></del><del id="enxgz"><form id="enxgz"></form></del>
      1. <code id="enxgz"><abbr id="enxgz"></abbr></code>

        <th id="enxgz"></th>

        
        
        從PCB制造到組裝一站式服務

        PCB設計中的阻抗匹配與0歐電阻根據(jù)接入方式的阻抗匹配

        2013
        10/22
        本篇文章來自
        捷多邦

        阻抗匹配阻抗匹配是指信號源或者傳輸線跟負載之間的一種合適的搭配方式。根據(jù)接入方式阻抗匹配有串行和并行兩種方式;根據(jù)信號源頻率阻抗匹配可分為低頻和高頻兩種。

        高頻信號一般使用串行阻抗匹配。串行電阻的阻值為20~75Ω,阻值大小與信號頻率成正比,與PCB設計中走線寬度成反比。在嵌入式系統(tǒng)中,一般頻率大于20M的信號且PCB走線長度大于5cm時都要加串行匹配電阻,例如系統(tǒng)中的時鐘信號、數(shù)據(jù)和地址總線信號等。串行匹配電阻的作用有兩個:

        減少高頻噪聲以及邊沿過沖。如果一個信號的邊沿非常陡峭,則含有大量的高頻成分,將會輻射干擾,另外,也容易產(chǎn)生過沖。串聯(lián)電阻與信號線的分布電容以及負載輸入電容等形成一個RC電路,這樣就會降低信號邊沿的陡峭程度。

        減少高頻反射以及自激振蕩。當信號的頻率很高時,則信號的波長就很短,當波長短得跟傳輸線長度可以比擬時,反射信號疊加在原信號上將會改變原信號的形狀。如果傳輸線的特征阻抗跟負載阻抗不相等(即不匹配)時,在負載端就會產(chǎn)生反射,造成自激振蕩。PCB板內(nèi)走線的低頻信號直接連通即可,一般不需要加串行匹配電阻。

        the end