• <b id="enxgz"><menuitem id="enxgz"></menuitem></b>
    <del id="enxgz"></del><del id="enxgz"><form id="enxgz"></form></del>
      1. <code id="enxgz"><abbr id="enxgz"></abbr></code>

        <th id="enxgz"></th>

        
        
        從PCB制造到組裝一站式服務(wù)

        基礎(chǔ)的SDRAM電路設(shè)計(jì)

        2013
        02/21
        本篇文章來(lái)自
        捷多邦

          SDRAM電路設(shè)計(jì)的要領(lǐng)有很多,在這里只講解一些基礎(chǔ)的知識(shí),我們應(yīng)該注意,SDRAM電路應(yīng)該按照公共端時(shí)鐘同步系統(tǒng)時(shí)序去很好的設(shè)計(jì),串聯(lián)22/33歐完全是電阻是為了和源端阻抗相匹配,靠近源端放置能夠有效匹配傳輸線阻抗,這樣就很好打的使得信號(hào)輸出功率最大,信噪比高。這樣電阻還可以衰減回波,減小振鈴。但是這也造成了電阻(配合分布電容)使得信號(hào)邊沿變緩,降低速率的缺點(diǎn)。

          地址線和控制線都是單向的,很容易確定源端和遠(yuǎn)端,只要在源端放置電阻即可。不可是,數(shù)據(jù)線是雙向的,無(wú)法確定哪頭兒是源,哪頭兒是目的,如何放置呢?干脆就不放,一來(lái),把電阻放遠(yuǎn)端根本起不到匹配作用,二來(lái),布線也會(huì)徒增煩惱。有一種說(shuō)法是“誰(shuí)的上升沿的時(shí)間更少,就該靠近誰(shuí)”,此法有益消除回波,減緩邊沿(使諧波變少),不失為補(bǔ)救之策,不知然否?

          陡峭邊沿的諧波多,此類信號(hào)比較“臟”,容易污染板內(nèi)電磁環(huán)境,是故需積極避免之。正弦波乃最純凈之信號(hào),可以經(jīng)常使用。

          注意:時(shí)鐘線和重要信號(hào)線必須單獨(dú)使用匹配電阻,地址線可以使用排阻減小板面積。

          SDRAM電路設(shè)計(jì)的要點(diǎn)在于正確取得/設(shè)置有效數(shù)據(jù)(時(shí)鐘沿落在有效數(shù)據(jù)位上,參考電壓穩(wěn)定,電平判決正確)。 SDRAM可以調(diào)線,減少交叉走線。這樣才能做到更好一些。

        the end